Le lien ne peut pas être généré actuellement. Veuillez réessayer.
Pilote d'horloge de boucle à verrouillage de phase CDCU877
Le pilote d'horloge de boucle de verrouillage de phase CDCU877 de Texas Instruments est un tampon sans délai, à faible gigue et hautes performances. Il distribue une paire d'entrée d'horloge différentielle (CK, /CK) à 10 paires différentielles de sorties d'horloge (Yn, /Yn) et une paire différentielle de sorties d'horloge de rétroaction (FBOUT, /FBOUT). Les sorties d'horloge sont contrôlées par les horloges d'entrée (CK, /CK), les horloges de retour (FBIN, /FBIN), les broches de contrôle LVCMOS (OE, OS) et l'entrée d'alimentation analogique (AVDD). Lorsque OE est basse, les sorties d'horloge, à l'exception de FBOUT, /FBOUT, sont désactivées tandis que la PLL interne maintient sa fréquence verrouillée. OS (sélection de sortie) est une broche de programme qui doit être reliée à GND ou VDD. Lorsque OS est élevée, OE fonctionne comme décrit précédemment. Lorsque OS et OE sont toutes deux basses, OE n'affecte pas Y7, /Y7, car ces derniers fonctionnent librement. Lorsque AVDD est mis à la terre, la PLL est désactivée et contournée à des fins de test.