DK-DEV-5SGSMD5N

Altera
989-DK-DEV-5SGSMD5N
DK-DEV-5SGSMD5N

Fab. :

Description :
Outils de développement de circuits intégrés logiques programmables FPGA Development Kit For 5SGSMD5K2

Cycle de vie:
Fin de vie:
Ce produit va devenir obsolète et ne sera plus disponible chez le fabricant.

En stock: 2

Stock:
2 Expédition possible immédiatement
Délai usine :
2 Semaines Délai de production estimé en usine pour des quantités supérieures à celles indiquées.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:
Ce produit est expédié GRATUITEMENT

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
6.015,70 € 6.015,70 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Altera
Catégorie du produit: Outils de développement de circuits intégrés logiques programmables
Development Kits
FPGA
5SGSMD5K2F40C2N
Marque: Altera
Description/Fonction: Stratix V development kit
Type d'interface: Ethernet, HSMC, JTAG, QSFP
Tension d'alimentation de fonctionnement: 19 V
Type de produit: Programmable Logic IC Development Tools
Série: Stratix V GS Development Kits
Nombre de pièces de l'usine: 1
Sous-catégorie: Development Tools
Nom commercial: Stratix V FPGA
Raccourcis pour l'article N°: 979999
Poids de l''unité: 2,642 kg
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

                        
By clicking _Buy_ you agree: (1) you are a product or software
developer or system integrator and (2) the kit is for evaluation
only and not for resale.

Please contact a Mouser Technical Sales Representative for
further information.

5-0217-03

TARIC:
8473302000
CNHTS:
8543709990
USHTS:
8473301180
MXHTS:
8473300499
ECCN:
EAR99

DSP Development Kit, Stratix® V Edition

Altera DSP Development Kit, Stratix® V Edition, is a complete design environment with the hardware and software needed to develop Stratix V GS FPGA designs. The designer can test Altera's optimized variable-precision digital signal processing (DSP) block and develop DSP algorithms in a high-level model-based flow. They can test the signal quality of the FPGA transceiver I/Os (10 Gbps+) and develop and test PCI Express® (PCIe) 3.0 designs. The designer can develop and test memory subsystems consisting of SyncFlash, DDR3, and QDR™II+. This development kit allows for developing and testing SDI with the embedded 75ohm 3G SDI transceivers and developing embedded designs utilizing the Nios® II processor and external memory. A designer can develop and test network designs utilizing Triple Speed Ethernet MegaCore®, external RJ-45 jack, and optical networking designs using the 10Gbps and 40Gbps ethernet MAC MegaCores and the QSFP Optical Interface. Using the Clock Control GUI, a designer can also measure the FPGA's power consumption and control twelve different programmable clock oscillators.