Texas Instruments Nettoyeur de gigue à très faible bruit LMK04368-EP
Le nettoyeur de gigue à très faible bruit LMK04368-EP de Texas Instruments est un conditionneur d'horloge de haute performance avec support JEDEC JESD204B/C pour les applications spatiales. Les sorties d'horloge 14 de la PLL2 peuvent être configurées pour piloter sept convertisseurs JESD204B/C ou d'autres dispositifs logiques utilisant SYSREF ou des horloges de dispositif. SYSREF peut être fourni par couplage AC et DC. Ces dispositifs ne sont pas limités aux applications JESD204B/C . Chacune des sorties du site 14 peut être configurée individuellement en tant que sortie haute performance pour les systèmes d'horloge traditionnels.Le Texas Instruments LMK04368-EP peut être configuré pour fonctionner en mode PLL simple, PLL double ou distribution d'horloge avec ou sans reclockage ou génération SYSREF. PLL2 peut fonctionner avec un VCO interne ou externe. Les performances élevées, combinées à la possibilité de faire des compromis entre la puissance et les performances, les doubles VCO, le retard numérique dynamique et le holdover, permettent d'obtenir des arbres d'horloge flexibles et performants. Les dispositifs LMK04368-EP ont des fils de liaison en or, une plage de température de -55 à +105 °C, et une finition de plomb SnPb.
Caractéristiques
- Plage de température ambiante de -55 °C à 125 °C
- Fréquence maximale de 3 255 MHz de sortie de l'horloge
- Multi-mode (double PLL, PLL simple et distribution d'horloge)
- VCO externe ou entrée de distribution 6 GHz
- Bruit ultra-faible à 2 500 MHz
- Gigue 54fs RMS (12 kHz à 20 MHz)
- Gigue 64fs RMS (100 Hz à 20 MHz)
- Plancher de bruit -157,6dBc/Hz
- Bruit ultra-faible à 3 200 MHz
- Gigue RMS de 61 fs (12 kHz à 20 MHz)
- Gigue 67fs RMS jitter (100 Hz à 100 MHz)
- Plancher de bruit -156,5dBc/Hz
- PLL2
- FOM PLL de -230dBc/Hz
- PLL 1/f de -128dBc/Hz
- Débit du détecteur de phase jusqu'à 320 MHz
- Deux VCO intégrés de 2 440 MHz à 2 600 MHz et 2 945 MHz à 3 255 MHz
- Jusqu'à 14 horloges différentielles
- Sorties programmables CML, LVPECL, LCPECL, HSDS, LVDS et 2 x LVCMOS
- Jusqu'à 1 sortie VCXO/XO tamponnée
- LVPECL, LVDS, 2xLVCMOS programmable
- 1-1023 Diviseur CLKOUT
- 1-8191 Diviseur SYSREF
- Retard analogique par pas de 25 ps pour les horloges SYSREF
- Retard numérique et retard numérique dynamique pour les horloges des appareils et SYSREF
- Mode de maintien (Holdover) avec PLL1
- Pas de délai avec PLL1 ou PLL2
- Haute fiabilité
- Référence contrôlée
- Un site de montage/test
- Un site de fabrication
- Cycle de vie produit étendu
- Notification étendue de changement de produit
- Traçabilité des produits
Applications
- Radar à usage militaire
- Guerre électronique
- Horloge convertisseur de données
- Infrastructure sans fil
Ressources supplémentaires
Schéma fonctionnel
Publié le: 2024-06-26
| Mis à jour le: 2024-09-04
