STMicroelectronics Microcontrôleurs automobiles 32 bits Stellar E SR5E1x

Les microcontrôleurs automobiles Arm® Cortex®-M7 32 bits Stellar E SR5E1x de STMicroelectronics sont conçus pour satisfaire le contrôle numérique amélioré et les hautes performances analogiques pour les technologies d’alimentation à large bande interdite, le carbure de silicium/GAN et les applications de conversion de puissance. Les MCU SR5E1x offrent des performances sécurisées et en temps réel supérieures avec une capacité ASIL-D élevée, des services cryptographiques de sécurité (HSM) et une capacité de reprogrammation par liaison radio (OTA) à haut rendement. Ces fonctionnalités permettent l'optimisation continue des performances et la mise à niveau des fonctions du véhicule après la vente. Les microcontrôleurs automobiles Arm® Cortex®-M7 32 bits Stellar E SR5E1x sont disponibles en deux variantes : un boîtier TQFP100 (SR5E1E3) de 14 mm2 et un boîtier LQFP176 (SR5E1E7) de 24 mm2. Les applications incluent les chargeurs embarqués, les convertisseurs CC/CC et le contrôle de moteur avancé comme les convertisseurs de traction.

Plateforme Stellar

STMicroelectronics Microcontrôleurs automobiles 32 bits Stellar E SR5E1x

Caractéristiques

  • Homologation automobile AEC-Q100 en cours
  • Contrôle numérique et analogique à haute fréquence requis par les technologies à large bande passante (carbure de silicium et nitrure de gallium)
  • Services cryptographiques de sécurité (HSM) haut débit
  • Performances de sécurité fonctionnelle et en temps réel supérieures (capacité ASIL-D)
  • Capacité de reprogrammation OTA (par liaison radio) intégrée, rapide et économique (avec stockage intégré à double image)

Caractéristiques techniques

  • Cœurs :
    • 2 Arm® Cortex® BLUETOOTM7 32 bits avec FPU de double précision, cache L1 et instructions DSP (configuration à verrou divisé, permettant soit 2 cœurs en parallèle, soit 1 cœurs en configuration à niveau de verrouillage)
    • 2 moteurs DMA en configuration à pas de verrouillage
  • Mémoire
    • Jusqu’à une mémoire flash sur puce 2 MB avec prise en charge de lecture/écriture
      • Mémoire flash de code 1920 KB divisée en deux bancs permettant la prise en charge de la reprogrammation OTA 960 KB
      • Mémoire flash de code dédiée 160 KB HSM
    • Mémoire flash de données 96 KB (64 KB + 32 KB dédié à HSM)
    • SRAM à usage général sur puce 488 KB
      • 2 TCM d’instructions 32 KB +2 TCM de données 64 KB
      • RAM système 256 KB
      • RAM système dédiée 40 KB HSM
  • Module de sécurité matériel (HSM)
    • Module de sécurité haute performance sur puce avec RAM et mémoire flash dédiées
    • Basé sur le cœur Cortex® -M0 +
    • Accélérateur Matériel pour cryptographie symétrique
  • Sécurité (concept de sécurité ASIL-D de génération complète)
    • Mesures de sécurité de pointe à tous les niveaux de l’architecture pour une mise en œuvre efficace des fonctionnalités ASIL-D ISO26262
    • FCCU pour la collecte et la réaction aux notifications de défaillance avec une configurabilité améliorée
    • Unité de gestion des erreurs mémoire (MEMU) pour la collecte et le signalement des événements d'erreurs dans les mémoires
    • Unité de contrôle de redondance cyclique (CRC)
  • Périphériques améliorés pour une capacité de boucle de contrôle rapide
    • 12 minuteurs
      • 2 HRTIM (générateur de sinusoïdes complexes et haute résolution)
      • 2 minuteurs de commande avancés
      • 2 minuteurs 32 bits +4 16 bits à usage général
      • 2 minuteurs de base
    • Système de convertisseur analogique-numérique Amélioré
      • 5 convertisseurs analogiques SAR
      • 2 convertisseurs analogiques sigma-delta
    • Convertisseurs numérique-analogique (CNA)
      • 2 canaux externes tamponnés
      • 8 canaux internes sans tampon
    • 8 comparateurs
    • 1 accélérateur matériel CORDIC pour accélération des fonctions trigonométriques
  • Interfaces de communication
    • 4x modules de contrôleur de zone de réseau modulaire (MCAN), tous prenant en charge un débit de données flexible (ISO CAN-FD)
    • 3 modules UART avec fonctionnalité LIN
    • 4 modules d’interface périphérique série (SPI), 2 multiplexés avec interfaces I2S
    • 2 modules I2C
  • Débogage et traçage avancés pour le développement d’applications automobiles à hautes performances
    • Construit autour du Arm® CoreDry™-600
    • Interface de débogage Arm® CoreBee™ JTAG (IEEE 1149,1) ou SWD
    • FIFO de trace intégrée pour le traçage sur puce et hors puce
    • Port de trace pour le traçage hors puce, port de trace parallèle configurable de 1 à 8 lignes de données

Vidéos

Publié le: 2022-02-23 | Mis à jour le: 2026-01-19