Renesas Electronics Kits d'évaluation RC38312A-EVK
Les kits d'évaluation RC38312A-EVK de Renesas Electronics évaluent le synchroniseur radio / synthétiseur d'horloge multifréquence à très faible bruit de phase FemtoClock™ 3 RC38312. Les dispositifs RC38312 sont un synthétiseur d'horloge multi-fréquence, un synchroniseur radio à ultra-bas bruit de phase et un oscillateur contrôlé numériquement (DCO). Ce dispositif flexible à faible puissance produit des horloges avec des signaux parasites et un bruit de phase ultra-faibles en bande pour les émetteurs-récepteurs RF 4G et 5G et avec un vacillement inférieur à 18 fs RMS pour les SerDes 112 Gb/s et 224 Gb/s.Les cartes d'évaluation permettent d'évaluer des paramètres tels que le bruit de phase, l'atténuation des bruits parasites, la fréquence d'horloge, le décalage de sortie, l'alignement de phase, la synchronisation du dispositif et la forme d'onde du signal. Le RC38312A de la carte accepte toute fréquence d’entrée de 1 kHz à 1 GHz.
Caractéristiques
- Quatre entrées d'horloge différentielles
- Douze sorties d'horloge différentielles
- L’EEPROM embarquée stocke les données de configuration de démarrage
- La borne XIN peut utiliser un générateur de signal de laboratoire ou des composants OCXO/TCXO/XO et une carte
- Connecteurs d'alimentation électrique de laboratoire
- Alimentation électrique USB-C™
- Port série pour la configuration et la lecture du registre
- Plages de fréquence VCO
- 9,8 GHz à 10,35 GHz pour RC38312A1-EVK
- 9,25 GHz à 9,85 GHz pour RC38312A2-EVK
Applications
- Unités radio (RU) 5 G
- Unités de distribution (DU), commutateurs et routeurs 5 G
- Horloge de référence pour SerDes 112 Gbps et 224 Gbps
- DCO haute performance pour horloges basées sur un protocole de temps de précision (PTP)
- Commutateurs de centre de données, cartes accélérateurs ou interconnexions IA
Équipement nécessaire
- Interface USB 2.0 ou USB 3.0
- Espace disque disponible minimal 600 MB (1,5 Go 64 bits), 1 Go (2 Go 64 bits) recommandé
- Processeur minimum 1GHz
- Mémoire minimale 512 Mo, 1 Go recommandé
Schéma fonctionnel
Publié le: 2024-10-11
| Mis à jour le: 2024-12-27
