NXP Semiconductors Microcontrôleurs croisés RT500 i.MX
Les microcontrôleurs de croisement RT500 i.MX NXP Semiconductors sont des MCU embarqués sécurisés optimisés pour les applications d’interface homme-Machine (IHM) à faible puissance. Les MCU RT500 i.MX font partie de la plateforme d’informatique en périphérie EdgeVerse™ de NXP & rsquo. Les MCU RT500 i.MX combinent un moteur graphique et un cœur DSP Fusion F1 Tensilica®®Tensilica avec un cœur Arm ® Cortex®-M33, offrant un équilibre idéal entre l’optimisation de l’alimentation et des capacités à hautes performances.Les microcontrôleurs (MCU) i.MX RT500 de NXP disposent de 5 Mo de SRAM, de 2 x 32 Ko de cache FlexSPI et d'un décryptage dynamique. Ces dispositifs comprennent également une large gamme de périphériques, notamment un dispositif/hôte USB à grande vitesse + PHY, deux canaux DMA, deux interfaces SD/eMMC, une interface microphone numérique avec jusqu'à 8 canaux et jusqu'à 12 modules d'interface série universelle configurables (interfaces FlexComm) configurables en SPI, I2C, I2S ou UART. De plus, avec un GPU 2D intégré avec accélération graphique vectorielle et interface parallèle + LCD + contrôleur MIPI DS, les MCU RT500 i.MX simplifient le développement d’applications basées sur l’affichage tout en maintenant une faible consommation d’énergie.
La famille de MCU RT500 i.MX, qui fait partie du programme d'Assurance EdgeLock NXP, offre des capacités de sécurité sur puce et repose sur un démarrage sécurisé, un débogage sécurisé et une gestion du cycle de vie sécurisée conçue pour résister aux attaques locales à distance et par logiciel.
Les microcontrôleurs (MCU) i.MX RT500 de NXP Semiconductors sont disponibles en boîtier FOWLP (Fan-Out Wafer-Level Package) à 249 bornes, avec une plage de température de fonctionnement de -20 °C à +70 °C.
Caractéristiques
- Traitement en temps réel
- Arm Cortex-M33 fonctionnant jusqu'à 200 MHz avec une réactivité ultra-rapide en temps réel
- Cadence® Tensilica® Fusion F1 DSP en option fonctionnant jusqu'à 200 MHz avec un MAC 32x32
- Accélérateurs de cryptographie et de mathématiques pour la sécurité et les algorithmes complexes
- Jusqu'à 5 Mo de SRAM sur puce avec accès sans état d'attente pour le code et les données critiques
- Intégration
- GPU 2D optionnel avec contrôleur LCD d'affichage et prise en charge DSI MIPI
- Interface mémoire PSRAM et flash SPI quadruple/octale avec décryptage de mémoire à la volée
- Interface hôte et dispositif USB 2.0 à grande vitesse avec PHY
- Jusqu'à 12 Flexcomms, configurables sur interfaces SPI/I2C/UART/I2S ; I3C séparé et I2C dédié pour PMIC
- Jusqu'à 2 interfaces de carte mémoire SD/eMMC
- Interface microphone numérique prenant en charge jusqu'à 8 canaux
- Faible puissance
- Procédé FD-SOI 28 nm optimisé pour la puissance active et la puissance de fuite
- SRAM à faible fuite pour une durée de vie prolongée de la batterie
- Sécurité avancée
- Démarrage sécurisé avec matériel immuable "racine de confiance"
- Stockage de clés unique basé sur la fonction physiquement non clonable (PUF) SRAM
- Accélération pour la cryptographie symétrique (AES-256 et SHA2-256) et asymétrique (ECC et RSA)
- Mécanisme de stockage de clé racine à base de fusible optionnel
Applications
- Industriel - équipement d'exercice
- Mobile
- Audibles
- Montres intelligentes
- Santé personnelle
- Technologies - IoT
- Maison intelligente
- IHM pour les appareils électroménagers de petite et moyenne taille
- Jouets et jeux
Documents
- Fiches techniques
- Manuels de référence
Diagramme
