Texas Instruments Portes tampon de bus quadruples SN74LV125AT

Les portes tampon de bus quadruples SN74LV125AT de Texas Instruments disposent de pilotes de ligne indépendants avec des sorties à 3 états. Chaque sortie est désactivée lorsque l'entrée d'activation de sortie associée (/OE) est haute. Le /OE doit être relié à VCC par une résistance de rappel pour garantir l'état d'impédance élevée lors de la mise sous tension ou de la mise hors tension. La capacité d'absorption de courant du pilote détermine la valeur minimale de la résistance. Le SN74LV125AT de Texas Instruments est entièrement spécifié pour les applications de mise hors tension partielle en utilisant la circuiterie Ioff. Lorsqu'il est hors alimenté, la circuiterie Ioff désactive les sorties et empêche un retour de courant dommageable à travers le dispositif.

Caractéristiques

  • Les entrées sont compatibles avec la tension TTL
  • Exploitation de 4,5 V à 5,5 V VCC
  • Standard tpd de 3,8 ns à 5 V
  • Standard VOLP (rebond de sortie ground >>> terre / mise à la terre) < 0,8 v="" à="">CC = 5 V TA = 25 °C
  • VOHV Standard (dépassement de tension de sortie VOH) > 2,3 V à VCC = 5 VTA = 25 °C
  • Prend en charge l'exploitation en tension mixte sur tous les ports
  • Ioff prend en charge l’exploitation en mode de mise hors tension partielle.
  • Les performances de verrouillage dépassent 250 mA par JESD 17

Applications

  • Débitmètres
  • Moteurs SSD (entreprise)
  • Alimentation via Ethernet (PoE)
  • Contrôleurs logiques programmables (CLP)
  • Entraînements à moteur et commandes
  • Points de vente électroniques (PoS)

Schéma logique (logique positive)

Schéma de principe - Texas Instruments Portes tampon de bus quadruples SN74LV125AT
Publié le: 2025-04-29 | Mis à jour le: 2025-05-12