Texas Instruments Registres à décalage SIPO SN74AHCT165/SN74AHCT165-Q1
Les registres à décalage SIPO (Serial-In/Parallel-Out) SN74AHCT165/SN74AHCT165-Q1 de Texas Instruments contiennent un registre à décalage d'entrée série et de sortie parallèle de 8 bits. Chaque registre alimente un registre de stockage de type D de 8 bits. Ces registres de stockage ont des sorties à 3 états parallèles. Des horloges séparées sont fournies pour les registres de stockage et à décalage. Le registre à décalage possède une entrée série (SER), une entrée d'effacement direct (SRCLR) et une sortie série pour la mise en cascade. Toutes les sorties (sauf QH′) sont dans l'état haute impédance lorsque l'entrée d'activation de sortie (OE) est haute. Les dispositifs SN74AHCT165-Q1 de Texas Instruments sont qualifiés AEC-Q100 pour les applications automobiles.Caractéristiques
- Plage de fonctionnement VCC de 4,5 V à 5,5 V
- Entrées compatibles TTL
- Faible délai de 7 ns (25 °C, 5 V)
- Les performances de verrouillage dépassent 250 mA selon JESD 17
Applications
- Commutateurs de réseau
- Infrastructures électriques
- Écrans LED
- Serveurs
Fiches techniques
Ressources supplémentaires
- Note d'application - Implications des entrées CMOS lentes ou flottantes
- Guide de sélection : Petit guide logique 2018
- Guide de sélection : Guide logique
- Note d'application : Comment sélectionner Little Logic
- Note d'application - Comprendre et interpréter les fiches techniques de logique standard
- Guide de l'utilisateur : Livre de données LOGIC Pocket
- Note d'application : Famille logique CMOS haute vitesse avancée (AHC)
Schéma fonctionnel
Publié le: 2024-01-10
| Mis à jour le: 2024-01-15
