Texas Instruments Processeurs AM62A/AM62A-Q1 basés sur ARM®

Les processeurs AM62A/AM62A-Q1 basés sur ARM®de Texas Instruments font partie de la famille de processeurs Arm® hétérogènes de qualité automobile. Ces processeurs incluent un apprentissage en profondeur (DL) intégré, une accélération du traitement vidéo et de l'interface d'affichage, ainsi que de nombreuses options de périphériques et de réseautage automobile. Les processeurs AM62A/AM62A-Q1 sont conçus pour les systèmes de surveillance en cabine et les pilotes, la nouvelle génération de systèmes eMirror, l'automatisation de bâtiments et l'automatisation industrielle.

Les processeurs TI AM62A/AM62A-Q1 incluent un ensemble de périphériques pour permettre la connectivité au niveau système, tels que USB, interface caméra, MMC/SD, OSPI, CAN-FD et GPMC pour l'interface hôte parallèle avec un ASIC/FPGA externe. Ces processeurs prennent en charge un démarrage sécurisé pour la protection de la propriété intellectuelle grâce au module de sécurité matériel (HSM) intégré. Les processeurs AM62A/AM62A-Q1 intègrent une gestion avancée de l’alimentation pour les applications portables et sensibles à la consommation d’énergie.

Les processeurs AM62A-Q1 sont qualifiés AEC-Q100 pour applications automobiles.

Caractéristiques

  • Cœurs de processeur
    • Sous-système de microprocesseur ARM Cortex-A53 jusqu'à Quad 64 bits jusqu'à 1,4 GHz
      • Cluster Cortex-A53 quadricœur avec cache partagé L2 de 512 Ko avec SECDED ECC
      • Chaque cœur A53 dispose de 32 Ko de cache L1 D avec ECC SECDED et de 32 Ko de cache L1 I avec protection par parité
    • Cœur unique Arm Cortex-R5F jusqu’à 800 MHz, intégré dans le canal MCU avec FFI
      • 32 Ko de cache I, 32 Ko de cache L1 D et 64 Ko de TCM avec ECC SECDED sur toutes les mémoires
      • 512 KB de SRAM avec ECC SECDED
    • Cœur unique Arm Cortex-R5F jusqu’à 800 MHz, intégré pour prendre en charge la gestion des dispositifs
      • 32 Ko de cache I, 32 Ko de cache L1 D et 64 Ko de TCM avec ECC SECDED sur toutes les mémoires
    • Accélérateur d'apprentissage profond basé sur un cœur unique C7x
      • C7x en virgule flottante, jusqu'à 40 GFLOPS, DSP Vectoriel 256 bits à 1,0 GHz
      • Accélérateur de multiplication matricielle (MMA), jusqu'à 2 TOPS (8b) à 1,0 GHz
      • 32 Ko de cache L1 D avec ECC SECDED et 64 Ko de cache L1 I avec protection par parité
      • 512 Ko de SRAM avec ECC SECDED
    • Accélérateurs de traitement de vision (VPAC) avec processeur de signal d'image (PSI) et plusieurs accélérateurs d'assistance à la vision
      • Processeur d'image ISP de 315 MPixel/s ; jusqu'à 5 MP à 60 images par seconde
      • Prise en charge du RVB-IR 12 bits
      • Prise en charge du format RAW d'entrée jusqu'à 16 bits
      • Prise en charge de la Ligne jusqu'à 4096
      • Large portée dynamique (WDR), correction de distorsion d'objectif (LDC), sous-système d'imagerie de vision (VISS) et prise en charge pluri-échelles (MSC)
        • Format de couleurs de sortie : 8 bits, 12 bits et YUV 4:2:2, YUV 4:2:0, RVB, HSV/HSL
  •  
  • Homologué AEC-Q100 (automobile)
  • Sécurité:
    • Démarrage sécurisé pris en charge
      • Racine de confiance renforcée par le matériel (RoT)
      • Prise en charge du changement de RoT via la clé de sauvegarde
      • Prise en charge de la protection contre les rachats, de la protection IP et de la protection contre les retournements
    • Environnement d'exécution de confiance (TEE) pris en charge
      • TEE basé sur Arm TrustZone
      • Prise en charge étendue du pare-feu pour l'isolation
      • Sécuriser le chronomètre/minuteur/IPC
      • Sécuriser la prise en charge de stockage
      • Prise en charge du bloc de mémoire protégé par relecture (RPMB)
    • Contrôleur de sécurité dédié avec noyau HSM programmable par l'utilisateur et sous-système de sécurité DMA et IPC dédié pour un traitement isolé
    • Accélération cryptographique prise en charge
      • Moteur cryptographique prenant en compte les sessions avec la possibilité de changer automatiquement les matériaux clés en fonction du flux de données entrant
        • Prend en charge les cœurs cryptographiques
      • AES – Tailles de clé de 128/192/256 bits
      • SHA2 – Tailles de clé 224/256/384/512 bits
      • DRBG avec un véritable générateur de nombres aléatoires
      • PKA (Accélérateur de clé publique) pour aider au traitement RSA/ECC pour un démarrage sécurisé
    • Sécurité du débogage
      • Accès sécurisé au débogage contrôlé par logiciel
      • Débogage sensible à la sécurité
  • Technologie / boîtier
    • Technologie FinFET 16 nm
    • (AMB) FCBGA 484 broches, pas de 0,8 mm en matrice complète, 18 mm x 18 mm

Applications

  • Systèmes de surveillance du conducteur (DMS) / systèmes de surveillance de l’occupation (OMS)
  • Systèmes de rétroviseurs de caméra (CMS) / eMirror
  • Caméras de vision industrielle
  • Scanners de codes-barres
  • Systèmes de caméra avant
  • Caméras autocollantes/sonnettes vidéo
  • Robots mobiles autonomes (AMR)

Vidéos

Schéma fonctionnel

Schéma de principe - Texas Instruments Processeurs AM62A/AM62A-Q1 basés sur ARM®
Publié le: 2023-10-17 | Mis à jour le: 2025-05-19