Renesas Electronics MPU accélérateurs IA optimisés pour la Vision RZ/V2M
Les microprocesseurs (MPU) accélérateurs IA optimisés pour la vision RZ/V2M de Renesas Electronics disposent d’un processeur reconfigurable dynamiquement (DRP-AI). L’accélérateur IA optimisé pour la vision fournit un haut rendement énergétique, éliminant le besoin de dissipateurs thermiques et de ventilateurs de refroidissement. La série RZ/V2M offre une inférence IA en temps réel et une faible consommation d’énergie pour les dispositifs intégrés destinés aux applications d’infrastructure, industrielles et de vente au détail. Les MPU tirent parti du rendement énergétique du DRP-AI pour atteindre une consommation électrique pouvant descendre à 4 W (standard), permettre aux processeurs d’être utilisés dans des appareils compacts, aider à minimiser la taille des équipements et réduire les coûts de nomenclature. Les modules offrent également des opportunités d’intégrer l’IA dans les dispositifs intégrés.L’accélérateur IA optimisé pour la vision DRP-AI est une propriété intellectuelle (IP) développée à partir du DRP intégré au composant RZ/A2M. Le cœur IP peut effectuer un traitement IA avec environ 10 fois le rendement énergétique du DRP, atteignant la classe TOPS/W 1.0. Étant donné que le DRP peut modifier de manière dynamique la configuration de ses circuits de fonctionnement à chaque cycle d’horloge, le DRP-AI peut prendre en charge des algorithmes IA avancés.
Les microprocesseurs accélérateurs IA optimisés pour la vision RZ/V2M de Renesas Electronics comprennent un processeur de signal d’imagerie (ISP) qui traite les pixels 4K à haute résolution à 30 images par seconde (FPS). L’ISP utilise une fonctionnalité de plage dynamique élevée (HDR), une fonctionnalité de réduction du bruit et une fonctionnalité de correction de distorsion pour augmenter considérablement la précision de la reconnaissance IA, quels que soient les facteurs tels que le climat, l’heure de la journée ou l’emplacement d’installation.
Caractéristiques
- Interfaces mémoire CPU et DDR
- 2 Arm® Cortex®-A53 jusqu’à 1 GHz
- LPDDR4-3200 32 bits
- Vision et intelligence artificielle
- Accélérateur IA, DRP-AI à classe TOP/W 1.0
- ISP de flux multiples disponible
- Interface caméra, 2 SLVS-EC, 2 CSI MIPI
- Moteur de détection faciale et humaine
- Affichage vidéo et graphique
- Multi-codec H.265/H.264
- Encodage — h.265 jusqu’à 2160p30, h.264 jusqu’à 1080p120
- Décodage — h.265 jusqu’à 2160p30, h.264 jusqu’à 1080p120
- Moteur graphique 2D, 200MPixels/s
- Affichage, MIPI-DSI (4 voies), HDMI 1.4a
- Multi-codec H.265/H.264
- Interfaces à haut débit
- 1 gigabit Ethernet
- 1 hôte/périphérique USB3.1 Gen1
- 1 PCIe Gen 2 (1 voie)
- 2 SDIO 3.0
- 1 interface Flash NAND ONFI1.0
- 1 eMMC 4.5.1®
- Moteur de sécurité matériel fourni
- Boîtier FCBGA, 15 mm x 15 mm, pas de 0,5 mm
Vidéos
Schéma fonctionnel
