onsemi Registres à décalage SISO/SIPO MC74HC595A/MC74HCT595A
Les registres à décalage à entrée série/sortie parallèle ou série 8 bits MC74HC595A/MC74HCT595A d'onsemi sont constitués d’un verrou de type 8−bits type−d avec trois sorties parallèles d’état−et un registre à décalage de 8−bits. Le registre à décalage fournit une sortie série et accepte les données série. Le registre à décalage offre également des données parallèles au verrou 8−bits. Le registre à verrouillage et décalage dispose d’entrées d’horloge indépendantes. Ces composants disposent également d’une réinitialisation asynchrone pour le registre à décalage.Le dispositif s’interface directement avec le port de données série SPI sur les microcontrôleurs et les microprocesseurs CMOS. Les entrées du dispositif MC74HC595A d'onsemi sont compatibles avec les sorties CMOS standard. Avec leurs résistances pull-up, ces composants sont compatibles avec les sorties TTL. Les entrées du composant MC74HCT595A sont compatibles avec les sorties CMOS ou TTL standard.
Caractéristiques
- Capacité de pilotage de sortie de 15 charges LSTTL
- Sorties directement en interface avec CMOS, NMOS et TTL
- Plage de tension de fonctionnement de 2,0 V à 6,0 V (HC), 4,5 V à 5,5 V (HCT)
- Faible courant d’entrée de 1,0 A
- Caractéristique de haute immunité au bruit des dispositifs CMOS
- Conforme aux exigences définies par la norme JEDEC n° 7A
- Complexité de la puce de 328 FET ou 82 grilles équivalentes
- Améliorations par rapport à HC595/HCT595
- Délais de propagation améliorés
- Puissance de repos plus faible de 50 %
- Amélioration du bruit d’entrée et de l’immunité de verrouillage
- Suffixe -Q pour l’automobile et les autres applications nécessitant des exigences de site et de changement de contrôle uniques (certifié AEC-Q100 et compatible PPAP)
- Ces composants sont sans plomb, sans halogène et sont conformes à la directive RoHS
Schéma logique
Publié le: 2024-07-29
| Mis à jour le: 2024-09-09
