NXP Semiconductors PMIC à puce de base de système de sécurité PF5030

Les PMIC à puce de base de système de sécurité PF5030 de NXP Semiconductors, avec plusieurs alimentations électriques à découpage (SMPS) et régulateurs à faible chute de tension (LDO) sont conçus pour les processeurs S32Z2/E2. Une tension d'entrée maximale jusqu'à 5,25 V rend les PMIC PF5030 idéaux pour fonctionner avec les familles d'alimentation de système frontal NXP (FS86, FS6x) ou toute autre alimentation frontale sur le marché du train d'entraînement automobile. La mémoire OTP (programmable une fois) intégrée stocke les configurations de démarrage essentielles qui réduisent de manière dramatique les composants externes habituellement utilisés pour définir la tension de sortie et la séquence des régulateurs externes. Les paramètres du régulateur sont réglables via l’I2C après le démarrage, offrant de la flexibilité pour différents états du système.

Caractéristiques

  • Tension
    • Tension d'exploitation maximale de 5,25 VCC
    • Prend en charge une plage de tension d'exploitation jusqu'à 3,3 V
    • Mode ARRÊT à faible puissance avec un faible courant de veille (15 µA standard)
  • Sources d’alimentation
    • Convertisseur Buck synchrone intégré basse tension BUCK1/2
      • Tension de sortie configurable de 0,7 V à 1,5 V et capacité de courant jusqu'à 3,5 ACC
      • Compatible avec une exploitation multiphase jusqu'à 7,0 ACC
    • Convertisseur Buck synchrone intégré basse tension BUCK3
      • Tension de sortie configurable de 1,0 V à 4,1 V et capacité de courant jusqu'à 2,5 ACC
    • Régulateur LDO basse tension LDO1/2 pour E/S de microcontrôleur (MCU) et périphérique système
      • Tension de sortie configurable de 1,1 V à 4,1 V et capacité de courant jusqu'à 400 mACC
  • Prise en charge de système
    • 1 broche d'entrée pour détection de mise sous tension, compatible 1,8 V, 3,3 V et 5,0 V
    • Multiplexeur analogique avec tensions système complètes et surveillance de température
    • Gestion de séquençage de mise sous tension leader/suiveur améliorée via la broche XFAILB
    • Délai de libération RSTB facultatif de 10 ms lors de la mise sous tension pour la conformité de certains microcontrôleurs (MCU)
    • Contrôle du dispositif via une interface I2C 32 bits avec CRC 8 bits
  • Conformité
    • Techniques d'optimisation CEM sur les régulateurs de commutation, notamment le spectre étalé et le réglage de fréquence manuel
    • Robustesse EMI prenant en charge diverses normes de tests EMI automobiles
    • Émissions conduites CEI 61967-4
    • Immunité conduite CEI 62132-4
  • Sécurité fonctionnelle
    • Capacité ASIL D sur l'objectif de sécurité 1 (SG1/CSG_01) sur UV/OV pour tous les rails d'alimentation S32Z2/E2 (0,8 V, 1,1 V, 1,8 V et 3,3 V)
    • ASIL configurable de QM à ASIL D sur l'objectif de sécurité 2 (SG2/CSG_02) sur la fonction de surveillance des microcontrôleurs (MCU) (watchdog)
    • Circuit de surveillance de tension indépendant
    • Jusqu'à 6 entrées de surveillance de tension avec une précision de cible de 1,0 %
    • Auto-test logique et analogique intégré (LBIST/ABIST)
    • Sorties de sécurité avec mécanisme de détection de défaut latent (PGOOD, RSTB, FS0B)
  • Configuration et activation
    • QFN 40 broches avec plaquette exposée pour une gestion thermique optimisée
    • Programmation OTP pour la personnalisation du dispositif

Applications

  • Contrôleurs de groupes motopropulseurs de véhicules électriques
  • Systèmes intégrés au châssis
  • Puces compagnons S32Z2/E2

Application simplifiée

Schéma du circuit d'application - NXP Semiconductors PMIC à puce de base de système de sécurité PF5030

Schéma fonctionnel

Schéma de principe - NXP Semiconductors PMIC à puce de base de système de sécurité PF5030
Publié le: 2023-04-12 | Mis à jour le: 2024-11-12