Infineon Technologies Microcontrôleurs CYT2CL T2G TRAVEO™
Les microcontrôleurs CYT2CL TRAVEO ™ T2G d'Infineon Technologies sont dédiés aux systèmes automobiles tels que les claviers d'entrée et les unités de contrôle de carrosserie. Le famille présente un UCT / CPU ARM® Cortex®-M4 pour le traitement primaire et un UCT / CPU ARM® Cortex®-M0+ pour le traitement périphérique et de sécurité. Le CYT2CL TRAVEO™ T2G dispose de périphériques intégrés prenant en charge un bus de données CAN avec débit de données flexible (CAN FD), un réseau d'interconnexion locale (LIN), une interface périphérique d'extension d'horloge (CXPI) et un contrôleur LCD. Les dispositifs sont fabriqués selon un processus avancé de 40 nm. Le CYT2CL TRAVEOTM T2G intègre la mémoire flash à faible puissance et plusieurs périphériques analogiques et numériques à hautes performances d'Infineon et permet la création d'une plateforme informatique sécurisée. Le CYT2BL est destiné aux systèmes automobiles tels que les unités de contrôle de la carrosserie. Le CYT2CL est destiné aux systèmes automobiles tels que les unités d'entrée de la grappe.Caractéristiques
- UCT / CPU Arm® Cortex®-M4F 32 bits 160 MHz (max.) sous-système UCT / CPU double
- Multiplicateur à cycle unique
- Unité à virgule flottante (UVF) simple précision
- Unité de protection de la mémoire (MPU) d'UCT / CPU Arm® Cortex®-M0+ 32 bits 100 MHz (max.)
- Multiplicateur à cycle unique
- Unité de protection de la mémoire
- Communication entre processeurs dans le matériel
- Trois contrôleurs DMA
- Contrôleur DMA périphérique n°0 (P-DMA0) avec 76 canaux
- Contrôleur DMA périphérique n°1 (P-DMA1) avec 84 canaux
- Contrôleur DMA de mémoire n°0 (m-DMA0) avec quatre canaux
- Jusqu'à 4 160 KB de code flash avec 128 ko supplémentaires de work-flash
- La lecture en cours d'écriture (RWW) permet de mettre à jour le code-flash/flash de travail tout en exécutant le code à partir des modes à simple et double banque (en particulier pour la mise à jour du micrologiciel Over The Air [FOTA])
- Programmation flash via une interface SWD/JTAG
- Jusqu'à 512 ko de SRAM avec granularité de rétention sélectionnable
- Moteur cryptographique
- Prend en charge l'extension matérielle sécurisée améliorée (eSHE) et le module de sécurité matérielle (HSM)
- Démarrage et authentification sécurisés
- Utilisation de la vérification de signature numérique[2]
- Utilisation d'un démarrage rapide et sécurisé
- AES : blocs 128 bits, clés 128/192/256 bits
- 3DES[2] : blocs 64 bits, clé 64 bits
- Unité vectorielle[2] prenant en charge la cryptographie asymétrique à clé telle que Rivest-Shamir-Adleman (RSA) et la courbe elliptique (conducteur de masse)
- SHA-1/2/3[2] : SHA-512, SHA-256, SHA-160 avec données d’entrée à longueur variable
- CRC[2] : prend en charge CCITT CRC16 et IEEE-802.3 CRC32
- Générateur de nombres réellement aléatoires (TRNG) et générateur de nombres pseudo-aléatoires (PRNG)
- Mode Galois/compteur (GCM)
Applications
- Module de commande de corps (BCM)
- VE/VEH
- Électronique pour carrosserie automobile
Schéma fonctionnel CYT2CL
Schéma fonctionnel CYT2BL
Publié le: 2022-10-24
| Mis à jour le: 2025-02-28
