Infineon Technologies Famille MCP HYPERBUS™ S76HS512TC0 et S76HL512TC0
La famille MCP HYPERBUS S76HS512TC0 et S76HL512TC0™ d'Infineon Technologies est idéale pour les systèmes nécessitant une mémoire flash et DRAM à rafraîchissement automatique. Cette famille de produits HYPERBUS comprend des dispositifs MCP qui combinent SEMPER™ flash et HYPERRAM™ dans un seul boîtier. Le MCP HYPERBUS réduit l'espace sur la carte et la congestion du routage du signal sur la carte de circuit imprimé tout en maintenant ou en améliorant l'intégrité du signal par rapport aux configurations de mémoire en boîtier séparé. La famille MCP HYPERBUS offre une densité SEMPER flash d'interface de 1,8 V/3,0 V de 512 Mo (64 Mo) en combinaison avec l'HYPERRAM™ de 64 Mo (8 Mo).Caractéristiques
- SEMPER flash et HYPERRAM 2.0 avec interface HYPERBUS dans un boîtier multi-puces (MCP)
- SEMPER flash 1,8 V, 512 Mo et HYPERRAM 2.0 64 Mo (S76HS512TC0)
- SEMPER flash 3,0 V, 512 Mo et HYPERRAM 2.0 64 Mo (S76HL512TC0)
- Boîtiers FBGA à 24 billes de 8 mm × 8 mm × 1,2 mm
- • Interface HYPERBUS
- E/S 1,8 V (S76HS-TC0)
- E/S 3,0 V (S76HL-TC0)
- Sélection de puce (CS#)
- Bus de données 8 bits (DQ[7:0])
- Échantillonnage de données (DS/RWDS)
- DS bidirectionnel/masque
- Sortie au début de toutes les transactions pour indiquer la latence de rafraîchissement
- Sortie pendant la lecture des transactions en lecture DS
- Entrée pendant les transactions d'écriture comme masque de données d'écriture (HYPERRAM uniquement)
- Signaux optionnels
- Sortie INT# pour générer une interruption externe
- Transition d'occupé à prêt
- Sortie RSTO# pour générer une réinitialisation à la mise sous tension (POR) au niveau du système
- Période RSTO# FAIBLE configurable par l'utilisateur
- Haute performance
- DDR
- Deux transferts de données par horloge
- Fréquence d'horloge jusqu'à 200 MHz (400 Mbit/s) à 1,8 V VCC
- Fréquence d'horloge jusqu'à 166 MHz (333 Mbit/) à 3,0 V VCC
Schéma de signal MCP HYPERBUS
Publié le: 2022-10-24
| Mis à jour le: 2023-04-25
