Diodes Incorporated Commutateur de paquet PCIe3.0 PI7C9X3G1632GP

Le commutateur de paquets PCIe3.0 PI7C9X3G1632GP de Diodes Incorporated  prend en charge les 32 voies de GEN3 SERDES dans des configurations flexibles de 2 à 16 accès. L'architecture du commutateur de paquets PCIe permet la configuration des accès flexible en allouant une largeur de voie variable pour chaque accès. Une cellule de base de l'architecture du commutateur est appelée une dalle, qui se compose de 8 ports et de 16 voies. Le PI7C9X3G1632GP est construit avec 2 dalles connectées par des chemins de signal internes.

Caractéristiques

  • Configurations d'accès et de voie pour le commutateur de paquets PCI Express GEN3 de 16 accès/32 voies
    • Numéro de port amont configurable jusqu'à 2
    • Largeurs de voie en amont configurables de x1, x2, x4, x8 ou x16
    • Numéros de port en aval configurables jusqu'à 15
    • Largeurs de voie en aval configurables de x1, x2, x4, x8 ou x16
  • Gestion de l'horloge de référence
    • Tampon d'horloge PCIe Gen3 intégré pour tous les ports en aval
    • Prise en charge de trois structures d'horloge de référence (communes, SRNS et SRIS)
    • Gestion de l'isolation SSC jusqu'à trois ports
    • Fourniture de deux modes d'application d'horloge (Base et CDSR)
  • Gestion de l’alimentation
    • Prise en charge de 7 états d'alimentation (P0/P0s/P1/P1.1/P1.2/P2/P1.2PG)
    • Schéma de gestion de l'alimentation de démarrage
      • Ports de branchement à chaud « vides » placés à l'état P2
    • Schéma de gestion d'alimentation embarqué
      • Prend en charge le sous-état ASPM L1 (P1.1/P1.2)
  • Couches PHY et MAC
    • Paramètres initiaux PHY programmables en option via JTAG, EEPROM et SMBus/I2C
    • Égaliseur linéaire à temps continu adaptatif et égaliseur de rétroaction de décision à 5 broches pour RX
    • Égalisation TX 3 voies adaptative et programmable
    • Inversion de polarité RX et inversion de voie
  • Couche liaison de données
    • Minuteur de latence de pile programmable pour répondre à la pile en fonction de l'état du trafic
    • Crédit de contrôle de débit configurable pour équilibrer l'utilisation de la bande passante et l'utilisation du tampon
  • Couche de transaction
    • Options de transfert de paquets incluant le découpage, le stockage et le transfert
    • Prend en charge la taille de charge utile maximale jusqu'à 512 octets
    • Faible latence de transfert des paquets < 150="" ns="" (cas="">
    • Service de contrôle d'accès (ACS) pour le trafic pair à pair
    • Paquet d'adresse de conversion (AT) pour l'application SR-IOV
    • Prise en charge de l'exploitation atomique
    • Prise en charge de la multidiffusion
    • Fourniture d'une visibilité de performance pour les types de paquets entrants/sortants et les décomptes de paquets
  • Application multi-hôte
    • Prise en charge jusqu'à 3 accès de point de terminaison inter-domaine (CDEP) pour les communications d'hôte à hôte
    • Prise en charge du basculement à l'aide de l'accès CDEP
    • Fourniture jusqu'à 8 canaux DMA physiques ou 16 canaux DMA virtuels permettant les communications entre les hôtes et les EP
    • Commutateur bifurqué jusqu'à 2 commutateurs de paquets individuels pour permettre à 2 hôtes de fonctionner indépendamment
  • Fiabilité, disponibilité et facilité de maintenance
    • Signalement d'erreur avancé amélioré
    • Protection des données de bout en bout avec conducteur de masse
    • Mécanisme de gestion des erreurs
    • Prise en charge d'une suppression soudaine à chaud
    • Prend en charge le confinement des accès en aval (DPC)
    • Prise en charge de la fiche à chaud pour un accès en amont et en aval
    • Fourniture des types de fiches à chaud en série et parallèles
    • Prise en charge de la gestion des LED
    • Capteur thermique indiquant instantanément la température de fonctionnement
    • Prise en charge de l'interface JTAG IEEE 1 149.1 et 1 149.6
  • Outils de diagnostic avancés
    • PHY EyeTM
    • MAC ViewerTM (y compris LA intégré)
    • PCIBUDDYTM
    • Test de boucle de retour PRBS en ligne
    • Test de modèle de conformité en ligne
  • Interface de gestion de bande latérale
    • I2C/SMBus/JTAG
    • EEPROM SPI
  • Conformité standard
    • Conforme à caractéristique technique de base PCI Express révision 3.1
    • Conforme à caractéristique technique PCI Express CEM révision 3.0
    • Conforme à caractéristique technique ACPI (Advanced configuration Power interface)
    • Conforme au bus de gestion du système (SM), version 2.0
  • Alimentation et boîtier
    • Deux rails d'alimentation (0,95 V et 1,8 V)
    • Consommation d'énergie : 5,6 W en condition de charge complète
    • Entièrement sans plomb et conforme à la directive RoHS
    • Dispositif « vert » sans halogène ni antimoine
    • Pour les applications automobiles nécessitant un contrôle des modifications spécifique (c'est-à-dire des pièces homologuées pour AEC-Q100/101/104/200, compatibles PHPP et fabriquées dans des installations certifiées IATF 16949 ), veuillez nous contacter ou contacter votre représentant Diodes Inc local. https://www.diodes.com/quality/product-definitions/
    • Boîtiers : 676 HFCBGA 27 mm X 27 mm
  • Température ambiante de fonctionnement
    • Prise en charge de la plage de température industrielle de -40o à 85oC
Publié le: 2022-06-09 | Mis à jour le: 2025-10-10