Diodes Incorporated Tampons d'horloge PCIe PI6CB33401 et PI6CB33402
Les tampons d’horloge PCIe PI6CB33401 et PI6CB33402 à 4 sorties de Diodes Incorporated utilisent une conception propriétaire de boucle à verrouillage de phase (PLL) pour atteindre un vacillement très faible. Une horloge à faible vacillement est un circuit intégré qui produit un signal de synchronisation servant à synchroniser le fonctionnement d’un système. Le vacillement ou le temps de retard irrégulier satisfait les exigences PCIe Gén1/Gén2/Gén3/Gén4/Gén5. En dehors de la prise en charge PCIe 100 MHz, ces composants prennent également en charge les applications Ethernet avec 50 MHz, 125 MHz et 133,33 MHz via SMBus. La terminaison sur puce peut économiser 16 résistances externes et faciliter l'agencement. La broche OE individuelle pour chaque sortie facilite la gestion de l’alimentation.Caractéristiques
- Tension d'alimentation : 3,3 V
- Entrée de logique de pilotage de courant à haute vitesse (HCSL) : 100 MHz, prend également en charge 50 MHz, 125 MHz ou 133,33 MHz via SMBus
- 4 sorties HCSL différentielles à faible puissance avec terminaison sur puce
- ZOUT par défaut = 100 Ω (PI6CB33401) ou 85 Ω (PI6CB33402)
- Tolérant au spectre étalé
- Activation de sortie individuelle
- Vitesse de balayage et amplitude de sortie programmables pour chaque sortie
- Les sorties différentielles sont bloquées jusqu’à ce que la PLL soit verrouillée
- Broches de liaison ou SMBus pour la configuration
- Dérive différentielle de sortie à sortie < 50 ps
- Sorties à très faible vacillement
- Vacillement différentiel cycle à cycle < 50 ps
- Conforme CC PCIe Gén1/Gén2/Gén3/Gén4/Gén5
- Conforme PCIe Gén 2 et 3 SRiS et SRnS
- Sans plomb et conforme à la directive RoHS
- Boîtier TQFN de 5 mm × 5 mm à 32 fils
- Plage de température de fonctionnement de -40 °C à +85 °C
Schéma fonctionnel
Publié le: 2020-01-13
| Mis à jour le: 2024-07-02
