Analog Devices Inc. Double CAN 14 bits AD9250
Le double convertisseur analogique/numérique (CAN) 14 bits Analog Devices AD9250 offre des vitesses d'échantillonnage pouvant atteindre 250 MS/s et est conçu pour prendre en charge les applications de communication qui exigent un faible coût, un encombrement réduit, une bande passante large et une polyvalence. Le bloc de sortie configurable du JESD204B prend en charge jusqu'à 5 Gb/s par voie. Les noyaux CAN comprennent une architecture en pipeline différentiel sur plusieurs étages, avec une logique de correction d'erreur de sotie intégrée. Les noyaux CAN disposent également d'entrées large bande prenant en charge diverses plages d'entrées sélectionnables par l'utilisateur. Une référence de tension intégrée facilite la conception. Un stabilisateur de cycle de service est prévu pour compenser les variations dans le cycle d'horloge du CAN, ce qui permet aux convertisseurs de maintenir d'excellentes performances. L'interface série à haut débit du JESD204B réduit les besoins de routage sur carte et le nombre de broches sur le dispositif récepteur.The ADC cores feature wide bandwidth inputs supporting a variety of user-selectable input ranges. An integrated voltage reference eases design considerations. A duty cycle stabilizer is provided to compensate for variations in the ADC clock duty cycle, allowing the converters to maintain excellent performance. The JESD204B high speed serial interface reduces board routing requirements and lowers pin count requirements for the receiving device.
Caractéristiques
- JESD204B Subclass 0 or Subclass 1 coded serial digital outputs
- Signal-to-noise ratio (SNR) = 70.6dBFS at 185MHz AIN and 250MSPS
- Spurious-free dynamic range (SFDR) = 88dBc at 185MHz AIN and 250MSPS
- 711mW at 250 MSPS Total power consumption
- 1.8V supply voltages
- Integer 1-to-8 input clock divider
- Sample rates of up to 250MSPS
- IF sampling frequencies of up to 400MHz
- Internal analog-to-digital converter (ADC) voltage reference
Applications
- Diversity radio systems
- Multimode digital receivers (3G)
- TD-SCDMA, WiMax, WCDMA, CDMA2000, GSM, EDGE, LTE
- DOCSIS 3.0 CMTS upstream receive paths
- HFC digital reverse path receivers
- I/Q demodulation systems
- Smart antenna systems
- Electronic test and measurement equipment
- RADAR receivers
- COMSEC radio architectures
- IED detection/jamming systems
- General-purpose software radios
- Broadband data applications
Block Diagram
Publié le: 2013-04-18
| Mis à jour le: 2022-03-11
