SN65LVDS301ZXH

Texas Instruments
595-SN65LVDS301ZXH
SN65LVDS301ZXH

Fab. :

Description :
Circuit intégré d'interface LVDS Programmable 27-bit display serial inter A 595-SN65LVDS301ZXHR

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.

En stock: 5.382

Stock:
5.382 Expédition possible immédiatement
Délai usine :
6 Semaines Délai de production estimé en usine pour des quantités supérieures à celles indiquées.
Les quantités supérieures à 5382 seront soumises à des commandes minimales.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
4,16 € 4,16 €
3,19 € 31,90 €
2,95 € 73,75 €
2,68 € 268,00 €
2,65 € 662,50 €

Autre conditionnement

Fab. Numéro de référence:
Conditionnement:
Reel, Cut Tape, MouseReel
Disponibilité:
En stock
Prix:
4,16 €
Min.:
1

Produit similaire

Texas Instruments SN65LVDS301ZXHR
Texas Instruments
Sérialiseurs et désérialiseurs - Serdes Programmable 27-bit display serial inter A 595-SN65LVDS301ZXH

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Texas Instruments
Catégorie du produit: Circuit intégré d'interface LVDS
RoHS:  
Serial Interface Transmitter
300 Mb/s
CMOS
LVDS
1.95 V
1.65 V
- 40 C
+ 85 C
SMD/SMT
NFBGA-80
With ESD Protection
Tray
Marque: Texas Instruments
Sensibles à l’humidité: Yes
Pd - Dissipation d’énergie : 44.5 mW
Produit: LVDS Interface ICs
Type de produit: LVDS Interface IC
Série: SN65LVDS301
Nombre de pièces de l'usine: 576
Sous-catégorie: Interface ICs
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

TARIC:
8542399000
CNHTS:
8542399000
USHTS:
8542390090
ECCN:
EAR99

Émetteur parallèle-série à 27 bits SN65LVDS301

Le dispositif émetteur parallèle-série à 27 bits programmable SN65LVDS301 de Texas Instruments convertit 27 entrées de données parallèles en sorties série de signalisation différentielle basse tension (SubLVDS) 1, 2 ou 3. Il charge un registre de décalage avec des bits de 24 pixels et trois bits de contrôle à partir de l'interface d'entrée CMOS parallèle. En plus des 27 bits de données, le dispositif ajoute un bit de parité et deux bits réservés dans un mot de données de 30 bits. L'horloge du pixel (PCLK) verrouille chaque mot dans le dispositif. Le bit de parité (parité impaire) permet à un récepteur de détecter les erreurs d'un seul bit. Le registre de décalage de série est téléchargé à 30, 15 ou 10 fois le débit de données horloge-pixel en fonction du nombre de liaisons de série utilisées. Une copie de l'horloge du pixel est émise en tant que sortie différentielle séparée.