Le lien ne peut pas être généré actuellement. Veuillez réessayer.
Registre à décalage SN74LV8T164/SN74LV8T164-Q1
Le registre à décalage à chargement parallèle SN74LV8T164/SN74LV8T164-Q1 de Texas Instruments comprend un registre à décalage de 8 bits avec une entrée de remise à zéro asynchrone (CLR) et des entrées de série à fonction ET. Les entrées série (A et B) contrôlées par des portes permettent un contrôle complet sur les données entrantes. Un niveau bas sur l'une ou l'autre des entrées inhibe l'entrée de nouvelles données et réinitialise le premier basculeur sur le niveau bas au prochain front d'horloge (CLK). Une entrée de niveau haut active l'autre entrée, déterminant l'état du premier basculeur., Les données aux entrées série peuvent être modifiées tant que CLK est à niveau bas ou haut, à condition que les exigences de temps de configuration minimums soient respectées. L'horloge se produit lors de la transition de niveau bas à élevé du CLK.