74AHCT164S14-13

Diodes Incorporated
621-74AHCT164S14-13
74AHCT164S14-13

Fab. :

Description :
Registres à décalage compteur Logic AHCT Std Reg Counter Shift 8-bit

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.

Disponibilité

Stock:
Non stocké
Long délai signalé sur ce produit.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:
Conditionnement:
Bobine complète(s) (commandez en multiples de 2500)

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
Ruban à découper / MouseReel™
0,611 € 0,61 €
0,368 € 3,68 €
0,317 € 7,93 €
0,248 € 24,80 €
0,206 € 51,50 €
0,173 € 86,50 €
0,155 € 155,00 €
Bobine complète(s) (commandez en multiples de 2500)
0,131 € 327,50 €
0,112 € 840,00 €
† Les frais pour 5,00 € MouseReel™ seront calculés et ajoutés à votre panier. Les commandes MouseReel™ ne peuvent être ni annulées ni retournées.

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Diodes Incorporated
Catégorie du produit: Registres à décalage compteur
RoHS:  
SOIC-14
AHCT
Push-Pull
11 ns
4.5 V
5.5 V
- 40 C
+ 150 C
Reel
Cut Tape
MouseReel
Marque: Diodes Incorporated
Pays d’assemblage: Not Available
Pays de diffusion: Not Available
Pays d'origine: CN
Style de montage: SMD/SMT
Tension d'alimentation de fonctionnement: 4.5 V to 5.5 V
Type de produit: Counter Shift Registers
Série: 74AHCT16
Nombre de pièces de l'usine: 2500
Sous-catégorie: Logic ICs
Poids de l''unité: 259,200 mg
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

TARIC:
8542399000
CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
854239099
MXHTS:
8542399901
ECCN:
EAR99

74AHC164 & 74HC164 Serial Shift Registers

Diodes Inc. 74AHC164 & 74HC164 are serial input 8-bit edge-triggered shift registers that have outputs from each of eight stages. The serial input data is entered at pin SDA or pin SDB as these are logically ANDED. Either input could be used as an active HIGH enable with data entry on the other pin. If a single input is desired, the pins can be tied together or the unused input can be tied HIGH. Data is shifted into Q0 from the serial input pins on each LOW to HIGH transition of the CP pin. Also during the CP edge, the data is transferred from each Qn to Qn+1. The serial data on pins DSA and DSB must be stable before and after the CP rising edge to meet the set-up and hold timing requirements. When asserted LOW the Master Reset (MR) pin sets all Qn to LOW. This action does not depend on the condition of serial input or clock pins. The MR must be asserted HIGH for a recovery time before the next CP positive edge pulse.