Altera kits de développement FPGA série I Agilex™ 7

Les kits de développement Altera Agilex™ 7 FPGA série I sont utilisés pour développer et tester des conceptions de pointe. Les kits Agilex 7 Altera prennent en charge les configurations PCIe 5,0 x16, CXL v1.1/2.0 x16 et Ethernet haut débit. La carte tire parti de l’IP applicable d’Intel ou de tiers et intègre de manière transparente des fonctionnalités avancées. Les cartes comprennent des connecteurs/câbles MCIO pour faciliter une connectivité facile aux cartes filles, étendant les options pour une connectivité ou une mémoire supplémentaires.

Caractéristiques

  • Composant Agilex 7 FPGA série I (ABIB027) en boîtier BGA 2957 A
    • Cœur VCC réglable à 0,8 VID
    • émetteurs-récepteurs R-tile prenant en charge PCIe Gen5/CXL
    • émetteurs-récepteurs F-tile prenant en charge 56 Gbps NRZ
  • Configuration FPGA
    • Prise en charge de reconfiguration partielle
    • Configuration via protocole (CvP) Prise en charge de la configuration
    • Stockage pour deux images de configuration en Flash (usine et utilisateur)
    • Embase JTAG pour programmation de dispositif
    • Câble de téléchargement FPGA Intel II intégré pour la programmation de dispositifs
  • Sources d’horloge programmables
    • LVDS différentiels 156,25 MHz pour F-tile (QSFPDD)
    • 100 000 MHz HCSL pour PCIe et CXL (R-tile)
    • LVDS différentiel 33,33 MHz pour mémoire
    • horloge de configuration 125 MHz
    • LVDS différentiels 100 MHz pour banques d’E/S
  • Interfaces émetteur-récepteur
    • interface PCIe/CXL x16 prenant en charge le mode point final Gen5 connecté à un connecteur de bord PCIe x16 (doigts de bord dorés)
    • 2 interfaces de module optique QSFPDD standard connectées aux émetteurs-récepteurs F-tile
    • 1 interface PCIe/CXL prenant en charge CXL x16 ou PCIe x16 à 32 Gbps via des connecteurs MCIO
  • Interfaces de mémoire :
    • Deux canaux DDR4 x72 (ECC) indépendants sur carte fonctionnant à 1333MHz (DDR4-2666)
    • Deux sockets DIMM qui se trouvent soit sur un seul canal mémoire (deux dernières options), soit chacun sur des canaux indépendants
    • Le DIMM prend en charge DDR4 x72 (ECC) et peut fonctionner jusqu’à DDR-3200
  • Ports de communication
    • 2 ports d’interface optique QSFPDD
    • Embase JTAG
    • câble de téléchargement FPGA Intel II USB (Micro USB) embarqué
    • Embase systèmeI2C
  • Boutons, commutateurs et LED
    • Bouton-poussoir de réinitialisation du système
    • Bouton-poussoir de réinitialisation CPU
    • bouton poussoir de réinitialisation PCIe
    • Quatre LED utilisateur dédiées
    • Relier la LED de chaque port QSFP28 pour indiquer l’émetteur-récepteur de liaison et de données
    • Deux LED d’état de configuration dédiées
  • Dissipateur thermique et ventilateur
    • Assemblage de dissipateur thermique refroidi par Air
    • Indicateur LED d’avertissement de surchauffe rouge
  • Énergie
    • Alimentation d’entrée PCIe, y compris le connecteur d’alimentation auxiliaire 2x4 requis
    • LED bleue de mise sous tension
    • Interrupteur d’alimentation à glissière marche/arrêt pour un fonctionnement sur table
    • Circuit de mesure de la puissance et de la température embarqué
  • Mécanique
    • facteur de forme de hauteur standard PCIe (hauteur complète, longueur 3/4, double largeur)
    • taille de carte 4,376 « x 10,0 »
    • 2 emplacements de hauteur avec dissipateur thermique
  • Température ambiante maximale de 0 °C à +35 °C
  • Interfaces dédiées HPS (uniquement disponibles sur certaines variantes de carte)
    • JTAG connecté au MAX10
    • I2C
    • UART connecté à une embase à 3 broches

Contenu du kit

  • carte de développement FPGA série I Agilex 7
  • Module DDR4 DIMM
  • câble Micro-USB USB2.0
  • Adaptateur secteur 240 W
  • Cordons NA/UE/JP/UK

Schéma fonctionnel

Publié le: 2024-04-23 | Mis à jour le: 2024-05-31