D9LVRA2DEMR

Texas Instruments
595-D9LVRA2DEMR
D9LVRA2DEMR

Fab. :

Description :
Circuit intégré d'interface LVDS 1.8V 600Mbps LV DS dual differentia

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.

En stock: 1.978

Stock:
1.978 Expédition possible immédiatement
Délai usine :
6 Semaines Délai de production estimé en usine pour des quantités supérieures à celles indiquées.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:
Conditionnement:
Bobine complète(s) (commandez en multiples de 3000)

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
Ruban à découper / MouseReel™
2,18 € 2,18 €
1,62 € 16,20 €
1,48 € 37,00 €
1,32 € 132,00 €
1,26 € 315,00 €
Bobine complète(s) (commandez en multiples de 3000)
1,12 € 3.360,00 €
1,10 € 6.600,00 €
† Les frais pour 5,00 € MouseReel™ seront calculés et ajoutés à votre panier. Les commandes MouseReel™ ne peuvent être ni annulées ni retournées.

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Texas Instruments
Catégorie du produit: Circuit intégré d'interface LVDS
RoHS:  
SMD/SMT
WSON-8
Reel
Cut Tape
MouseReel
Marque: Texas Instruments
Pays d’assemblage: Not Available
Pays de diffusion: Not Available
Pays d'origine: CN
Type de produit: LVDS Interface IC
Série: DS90LVRA2
Nombre de pièces de l'usine: 3000
Sous-catégorie: Interface ICs
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

TARIC:
8542399000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

Récepteur à ligne LVDS DS90LVRA2/DS90LVRA2-Q1

Le récepteur à double ligne différentielle LVDS DS90LVRA2/DS90LVRA2-Q1 de Texas Instruments est conçu pour les applications nécessitant une plage de mode commun d'entrée élevée, des débits de données élevés et une sortie CMOS avec contrôle de la vitesse de balayage. Le dispositif est conçu pour prendre en charge des débits de données de 600 Mbps (300 MHz) en utilisant la technologie de signalisation différentielle à basse tension (LVDS).