P0633

Terasic Technologies
993-P0633
P0633

Fab. :

Description :
Outils de développement de circuits intégrés logiques programmables T-Core Kit

En stock: 291

Stock:
291 Expédition possible immédiatement
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:
Ce produit est expédié GRATUITEMENT

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
134,16 € 134,16 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Terasic
Catégorie du produit: Outils de développement de circuits intégrés logiques programmables
Starter Kits
FPGA
MAX 10, RISC-V
Marque: Terasic Technologies
Type d'interface: JTAG
Tension d'alimentation de fonctionnement: 5 V
Type de produit: Programmable Logic IC Development Tools
Série: FPGA Board
Nombre de pièces de l'usine: 1
Sous-catégorie: Development Tools
Poids de l''unité: 236,520 g
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

TARIC:
8471500000
CNHTS:
8543709990
CAHTS:
8471500090
USHTS:
8471500150
JPHTS:
847150000
MXHTS:
8471500100
ECCN:
EAR99

T-Core FPGA MAX 10 Development Board

Terasic T-Core FPGA MAX 10 Development Board offers a robust hardware design platform built around the Intel® MAX 10 FPGA. The board is designed to provide a cost-effective, single-chip solution in control plane and data path applications and programmable logic for flexibility. With the MAX 10 FPGA, users can get lower power consumption/cost and higher performance than the previous generation. Terasic T-Core FPGA MAX 10 Development Board includes hardware such as onboard USB-Blaster™ II, QSPI flash, analog-to-digital converter (ADC) header, RGB LEDs, and a 2x6 TMD expansion header. By leveraging all of these capabilities, the T-Core is an ideal solution for showcasing, evaluating, and prototyping the potential of the Intel MAX 10 FPGA. The series also supports RISC-V CPU with an onboard JTAG debug and is an ideal platform for learning RISC-V CPU design and embedded system design.