LS1084AXN7PTA

NXP Semiconductors
771-LS1084AXN7PTA
LS1084AXN7PTA

Fab. :

Description :
Microprocesseurs - MPU 1400/1800 XT RvA

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.
Il se peut que des documents supplémentaires soient nécessaires pour une exportation depuis les États-Unis.

Disponibilité

Stock:
Non stocké
Délai usine :
26 Semaines Délai de production estimé en usine.
Long délai signalé sur ce produit.
Minimum : 60   Multiples : 60
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:
Ce produit est expédié GRATUITEMENT

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
159,41 € 9.564,60 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
NXP
Catégorie du produit: Microprocesseurs - MPU
Restrictions en matière d'expédition :
 Il se peut que des documents supplémentaires soient nécessaires pour une exportation depuis les États-Unis.
RoHS:  
ARM Cortex A53
8 Core
32 bit/64 bit
1.4 GHz
FCPBGA-780
32 kB
32 kB
1.025 V
LS1084A
SMD/SMT
- 40 C
+ 105 C
Tray
Marque: NXP Semiconductors
Taille de la RAM de données: 128 kB
Tension d'E/S: 1.2 V, 1.8 V, 2.5 V, 3.3 V
Type d'interface: Ethernet, I2C, PCI-e, Serial, USB
L2 Mémoire cache des données/instructions: 1 MB, 1 MB
Type de mémoire: DDR4 SDRAM
Sensibles à l’humidité: Yes
Nombre d'horloges/de compteurs: 4 Timer
Gamme de processeur: QorIQ Layerscape LS1088A
Type de produit: Microprocessors - MPU
Nombre de pièces de l'usine: 60
Sous-catégorie: Microprocessors - MPU
Nom commercial: QorIQ
Horloges de surveillance (type watchdog): Watchdog Timer
Raccourcis pour l'article N°: 935361158557
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

TARIC:
8542319000
CNHTS:
8542319091
USHTS:
8542310045
ECCN:
5A002.a.1

Layerscape Architecture

NXP Layerscape Architecture is the underlying system architecture of the QorIQ® LS series processors. The architecture enables next-generation networks with up to 100Gb/s performance and enhanced packet processing capabilities. Design effort is simplified with a standard, open programming model and a software-aware architecture framework. This design enables customers to fully exploit the underlying hardware for maximum optimization, with the capability to easily adapt to network changes for real-time soft control over the network. A uniform hardware and software model provides the compatibility and scalability required for designing end-to-end networking equipment from home-to carrier-class products. The core-agnostic architecture incorporates the optimum core for the given application: Arm® cores or Power Architecture® cores.