SWR-QII-SEPARATION

Altera
989-SWRQIISEPARATION
SWR-QII-SEPARATION

Fab. :

Description :
Logiciel de développement Quartus II Software Renewal - Renew the design separation feature for one year. Requires an active Quartus II subscription.

Disponibilité

Stock:
Les clés de licence logicielle seront fournies par e-mail.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:
Ce produit est expédié GRATUITEMENT

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
4.300,00 € 4.300,00 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Altera
Catégorie du produit: Logiciel de développement
RoHS:
Software
Quartus II
Marque: Altera
Description/Fonction: Design separation renewal
Type de produit: Development Software
Série: Quartus
Nombre de pièces de l'usine: 1
Sous-catégorie: Embedded Solutions
Nom commercial: Quartus
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

TARIC:
8523499000
CNHTS:
8523499000
USHTS:
8523494000
MXHTS:
85234999
ECCN:
EAR99

SoC FPGA Family

Altera SoC FPGAs integrate an Arm-based hard processor system (HPS) consisting of processors, peripherals, and memory interfaces with the FPGA fabric using a high-bandwidth interconnect backbone. The devices combine the performance and power savings of hard intellectual property (IP) with the flexibility of programmable logic. These user-customizable Arm-based SoC FPGAs are ideal for reducing system power, cost, and board size by integrating discrete processors and digital signal processing (DSP) functions into a single FPGA. They differentiate the end product with custom hardware and software and add support for virtually any interface standard or protocol in the FPGA.

Quartus® Prime Design Software

Altera Quartus® Prime Design Software delivers improvements across the three key areas designers care about most performance, productivity, and usability. It supports the latest Agilex™ 7 and Agilex 5 FPGA and SoC families, ensuring a seamless development experience for cutting-edge applications. Coming in an upcoming release, support for the new Agilex 3 FPGAs and SoCs family and new MAX 10 FPGA package options that squeeze 485 I/Os into a 19 x 19mm2 sized package. Fast compile times allow designers to accelerate FPGA development, with larger designs benefiting from even greater reductions. Enhanced compiler optimizations also significantly reduce peak virtual memory requirements, ensuring most FPGA designs compile within 64GB of memory.