10AS016E3F27E2SG

Altera
989-10AS016E3F27E2SG
10AS016E3F27E2SG

Fab. :

Description :
FPGA - Réseau prédiffusé programmable par l'utilisateur Arria 10 SX 160 SoC FPGA

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.

En stock: 3

Stock:
3 Expédition possible immédiatement
Délai usine :
24 Semaines Délai de production estimé en usine pour des quantités supérieures à celles indiquées.
Les quantités supérieures à 3 seront soumises à des commandes minimales.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
772,95 € 772,95 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Altera
Catégorie du produit: FPGA - Réseau prédiffusé programmable par l'utilisateur
RoHS:  
Arria 10 SX 160
160000 LE
61510 ALM
8.59 Mbit
288 I/O
870 mV
980 mV
0 C
+ 100 C
17.4 Gb/s
12 Transceiver
SMD/SMT
FBGA-672
Tray
Marque: Altera
Pays d’assemblage: Not Available
Pays de diffusion: Not Available
Pays d'origine: TW
Fréquence de fonctionnement max.: 1.5 GHz
Sensibles à l’humidité: Yes
Tension d'alimentation de fonctionnement: 950 mV
Type de produit: SoC FPGA
Nombre de pièces de l'usine: 1
Sous-catégorie: Programmable Logic ICs
Nom commercial: Arria 10 SoC
Raccourcis pour l'article N°: 964690
Poids de l''unité: 278,380 g
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

TARIC:
8542399000
CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542310060
JPHTS:
854239099
MXHTS:
8542399901
ECCN:
3A991

Arria® 10 SX SoC (Système sur puce) FPGA

Les FPGA Altera Arria SoC (Système sur puce) 10 SXnull®, faisant partie du portefeuille de produits de milieu de gamme d'Altera, comportent un sous-système de processeur dur (HPS) intégré basé sur un Arm® Cortex®-A9 à double cœur avec périphériques. Ces FPGA prennent également en charge jusqu'à 48 E/S d'émetteur-récepteur en duplex intégral avec débits de données atteignant 17,4 Gbps pour la communication puce à puce et 12,5 Gbps pour la connectivité du panneau arrière. Les densités logiques prises en charge peuvent atteindre 660K éléments logiques (LE) équivalents.